全球6G技术大会发布13本白皮书
280
2024-02-03
赛灵思不断改进其产品、IP和设计工具,努力帮助设计人员提高工作效率本文将介绍赛灵思设计工具的当前最新更新情况,其中包括为加速赛灵思All Programmable器件设计而构建的以IP及系统为中心的全新一代革命性创新型设计环境Vivado®设计套件。
通过产品升级,赛灵思设计工具的功能将得到显著增强并新增一些新特性保持及时更新升级是确保实现最佳设计结果的简单方式 Vivado设计套件2015.1版本可从赛灵思下载中心下载: china.xilinx.com/download 。
VIVADO 设计套件 2015.1 版本亮点 最新版Vivado 设计套件包括最新Vivado 实验室版本(Vivado Lab Edition)、互动时钟域交叉(CDC)分析、加速仿真流、赛灵思软件开发套件(SDK)中的高级系统性能分析,以及XCVU440 等新型器件。
Vivado 实验室版本 最新Vivado 实验室版本是Vivado设计套件的免费轻量级编程与调试版本,包括Vivado 器件编程器、Vivado 逻辑与串行I /O 分析器以及存储器调试工具实验室版本旨在用于无需功能齐全的Vivado 设计套件的实验室环境中,因此其相比完整的Vivado 设计套件,尺寸要小75%,从而大幅缩短了实验室设置时间,也降低了系统存储器要求。
对需要远程调试或以太网编程的设计团队来说,Vivado 设计套件 2015.1 还提供了独立的硬件服务器,所占用的资源还不到完整Vivado 设计版本的1% 互动时钟域交叉分析 互动CDC 功能可在设计周期的早期阶段调试CDC 问题,减少了成本不菲的系统内调试环节。
结合互动时序分析和交叉探测特性,Vivado 设计套件能带来无与伦比的时序分析和调试功能,从而加速产品上市进程 Vivado 仿真器和第三方流程 仿真流程改进将LogiCORETM IP 编译时间缩短一半以上。
整体仿真性能比此前版本高出20%Vivado仿真流程与赛灵思联盟计划成员Aldec、Cadence Design Systems、Mentor Graphics 和Synopsys 等公司的流程全面集成。
赛灵思SDK 高级系统性能分析 赛灵思进一步扩展了SDK 的功能,使其能够分析Zynq®-7000 All Programmable SoC 设计的性能与带宽情况,包括处理系统(PS)的关键性能参数分析,以及PS、可编程逻辑(PL)和外部存储器之间的带宽分析。
采用AXI 流量生成器的系统建模设计主要面向ZC702和ZC706 评估板提供 器件支持 新器件 本版本推出以下UltraScaleTM 器件: • Virtex® UltraScale 器件:
XCVU125、XCVU190、XCVU440 常规使用 • Kintex® UltraScale 器件: XCKU035、XCKU060、XCKU115 • Virtex UltraScale 器件:
XCVU065 早期试用(请联系您本地的赛灵思销售代表) • Virtex UltraScale 器件:XCVU160 许可证 Vivado 设计套件2015.1 支持最新许可证客户端通过Vivado License Borrow 可借用一个浮动席位并绑定到一个设备,以便在特定时段非联网使用Vivado 工具(仅适用于激活许可证)。
此外还提供激活型许可证的虚拟机支持如果客户端(节点绑定)许可证使用Vivado License Manager,并连接到因特网,那么Vivado License Manager 会自动下载并安装激活许可证。
VIVADO 设计套件:设计版本更新 部分重配置和Tandem 配置 部分重配置IP 现已开始面向7 系列、Zynq SoC 或UltraScale 器件中的所有部分重配置用户供货该IP 是PR 系统核心,在发生软硬件触发事件时从存储器读取并交付给配置端口部分比特流。
最新版本扩展了对UltraScale器件的支持,同时还可支持KU115、VU125 和VU190 器件,以及此前支持的KU040、KU060 和VU095 器件的实现Tandem PROM 和TandemPCIe® 提供给相同的UltraScale 器件,现在也具有PR 支持(KU115、VU125 和VU190)。
Vivado IP Integrator 本版本更新包括自下而上的综合流程选项,可加快设计迭代每个IP 自己综合,只有IP 需要再次综合时才修改 Integrator 优化的最新布局,从而将包括设计生成与验证,以及版本控制易用性改进等在内的项目流程时间缩短达一半之多。
该版本还支持将设计保存为验证状态,这样生成时就无需再次运行验证“Add IP … ”窗口的搜索得到改进,现在能快速存取IP 细节 VIVADO 设计套件:系统版本更新 Vivado 高层次综合系统版本新增了可综合的C++ 库函数,专注于软件定义无线电应用:数控振荡器(NCO)、QAM 调制器和解调制器。
DSP 系统生成器 本版本新增了对硬件协同仿真突发模式的高级支持,能加速仿真,从而将性能提升100 倍更出色的时序分析能通过交叉探测快速发现伪路径新功能可对Vivado IP Integrator的SoC 平台设计进行解析,以便量身定制配套系列网关,从而确保简单精确的IP 开发。
增强对多个AXI4-Lite接口的支持,有助于独立寄存器与时钟域保持一致最后,该工具现可支持MATLAB® 2015A 赛灵思知识产权(IP)更新 赛灵思推出了新一代因特网协议视频传输(video-over-Internet Protocol)连接和专业视频解决方案,支持“任何媒体通过任意网络传输",满足广播和专业音视频市场要求。
因特网协议视频传输连接 赛灵思为发布分布网络定义和部署互联网协议视频传输,满足SMPTE ST 2022-1,2,7 和SMPTE ST 2022-5,6,7 内核及参考设计要求ST 2022-1,2,7 和ST 2022-5,6,7 内核现已开始由赛灵思供货。
版权声明:本文内容由网络用户投稿,版权归原作者所有,本站不拥有其著作权,亦不承担相应法律责任。如果您发现本站中有涉嫌抄袭或描述失实的内容,请联系我们jiasou666@gmail.com 处理,核实后本网站将在24小时内删除侵权内容。
发表评论
暂时没有评论,来抢沙发吧~